Курс по ПЛИС фирмы Altera

Актуальность | Идёт набор |
---|---|
Стоимость | 49 000 руб. |
Продолжительность | 72 часа |
Группа | от 8 до 10 человек |
Начало занятий | идёт набор |
Цель программы – повышение профессионального уровня работников высокотехнологичных производств в рамках имеющейся квалификации в разработке электронных устройств на базе программируемых логических интегральных схем фирмы Altera.
Обращаем внимание, что ввиду специфики обучения по данному курсу сборные группы не обучаются. Слушатели курса должны быть работниками одной организации или одной отрасли.
Разработка электронных устройств производится с использованием систем автоматизированного проектирования (САПР), выраженное в качественном изменении профессиональных компетенций, необходимых для выполнения следующих видов деятельности:
- разработка, тестирования и отладка эл. устройств с использованием языков проектирования аппаратуры;
- применения современных программируемых интегральных микросхем классов CPLD, FPGA. SOPC;
- выбор методологии и маршрутов проектирования, знакомство с основными возможностями современных САПР.
В результате освоения программы слушатели должны приобрести следующие знания, умения и навыки, необходимые для качественного изменения компетенций, указанных выше.
Результаты освоение курса
Выпускники знают
- основы методики проектирования средств вычислительной техники с использованием языковых средств представления проектов;
- типовые синтаксические конструкции некоторых языков проектирования;
- принципы представления типовых дискретных устройств на языке проектирования аппаратуры;
- архитектуру современных ПЛИС и SOPC, особенности кристаллов фирмы Altera;
- основные возможности систем автоматизированного проектирования фирмы Altera;
Выпускники умеют
- описывать и моделировать специализированные цифровые устройства средней сложности;
- разрабатывать с использованием базовой системы проектирования с привлечением САПР сторонних фирм;
- имплементировать цифровые устройства в микросхемы программируемой логики фирмы Altera;
Выпускники владеют
- ПО для разработки, моделирования и синтеза дискретных устройств на базе их языкового описания;
- навыками разработки эффективных маршрутов проектирования в рамках набора САПР;
- методиками внутрикристальной отладки проектов средствами соответствующих САПР.
Категория слушателей – работники высокотехнологичных производств в рамках имеющейся квалификации в разработке электронных устройств, имеющие высшее профессиональное образование.
Форма обучения – очная, с отрывом от работы.
Учебный план
№ п/п | Наименование разделов | Всего часов | В том числе | |
---|---|---|---|---|
Лекции | Практические и лабораторные занятия | |||
1 | Основы языка VHDL | 34 | 18 | 16 |
2 | Архитектура современных ПЛИС и SOP | 12 | 12 | 0 |
3 | Системы проектирования для ПЛИС | 26 | 12 | 14 |
Итого: | 72 | 42 | 30 | |
Итоговая аттестация | Выполнение проверочной работы |
№ п/п | Наименование разделов | Всего часов | В том числе | |
---|---|---|---|---|
Лекции | Практические и лабораторные занятия | |||
1 | Основы языка VHDL | 34 | 18 | 16 |
1.1 | Краткая характеристика языков проектирования аппаратуры. Принципы интерпретации поведения в моделирующих системах. | 2 | 0 | |
1.2 | Язык VHDL. Базовые концепции языка. Структурное представление проекта. Время, сигналы. Дельта-циклы. | 2 | 4 | |
1.3 | Язык VHDL. Структура программы. Типы данных, операции. | 2 | 2 | |
1.4 | Язык VHDL. Параллельные операторы. | 2 | 2 | |
1.5 | Язык VHDL. Последовательные операторы языка. | 2 | 2 | |
1.6 | Язык VHDL. Описание типовых дискретных устройств. Комбинационные схемы, регистры, счетчики. | 2 | 2 | |
1.7 | Язык VHDL. Описание типовых дискретных устройств (автоматы). Подпрограммы, пакеты. | 2 | 2 | |
1.8 | Язык VHDL. Способы построения операционных устройств: микропрограммные потоковые и конвейерные реализации. | 2 | 2 | |
1.9 | Краткая характеристика других языков. | 2 | ||
2 | Архитектура современных ПЛИС и SOP | 12 | 12 | 0 |
2.1 | Архитектура SPLD. Классификация и обзор рынка PLD(Xilinx, ALTERA, Actel, Atmel,..). | 2 | ||
2.2 | Архитектура FPGA фирмы Altera | 2 | ||
2.3 | Архитектура SOPC фирмы Altera | 2 | ||
2.4 | Архитектура аналоговых ПЛИС. Работа с PSOC. | 4 | ||
2.5 | Тенденции развития и применения архитектуры SOPC. | 2 | ||
3 | Системы проектирования для ПЛИС | 26 | 12 | 14 |
3.1 | Методология проектирования. Маршруты проектирования. | 2 | 2 | |
3.2 | Знакомство с новыми возможностями современных САПР (Quartus II). | 2 | 2 | |
3.3 | JTAC-интерфейс и граничное сканирование. | 2 | 2 | |
3.4 | Современные подходы к тестированию. | 2 | 2 | |
3.5 | Верификации в современных САПР. Внутрикристальная отладка. Signal Tap | 2 | 4 | |
3.6 | Средства структурной реализации распространенных задач ЦОС. | 2 | 2 |
Контактная информация
пн. - пт. с 10:00 до 17:00 | |
197022, Россия, Санкт-Петербург, ул. Профессора Попова, дом 5, лит. Ф, корп. D, пом. D402 | |
+7 812 346-28-18, +7 812 234-54-69, +7 812 234-20-60, +7 812 655-13-88, +7 812 655-13-59 | |
ino@etu.ru | |