Дистанционный курс «Язык проектирования аппаратуры VHDL»

Дистанционный курс «Язык проектирования аппаратуры VHDL»
АктуальностьИдёт набор
СтоимостьПо запросу
Продолжительность40 часов
Начало занятийИдёт набор
  Записаться на курс

Курс «Язык проектирования аппаратуры VHDL» предусматривает изучение методологии и технологии проектирования средств вычислительной техники с использованием современных систем автоматизированного проектирования базе их текстового (языкового) описания, и прежде всего языка VHDL.

О курсе:

Освоение программы обеспечит повышение профессионального уровня работников высокотехнологичных производств в рамках имеющейся квалификации в разработке электронных устройств на базе программируемых логических интегральных схем, выраженное в качественном изменении профессиональных компетенций, необходимых для выполнения следующих видов деятельности:

  • разработка, тестирование и отладка электронных устройств с ис-пользованием языка проектирования аппаратуры VHDL;
  • применения современных программируемых интегральных микро-схем классов CPLD и FPGA;
  • выбор маршрута проектирования на основе знаний об основных возможностях современных САПР.

Продолжительность:

Вы можете осваивать материал в индивидуальном темпе, однако, рекомендуемая продолжительность обучения составляет 6 недель с нагрузкой по 4 часа. После изучения теоретического курса слушатели должны выполнить 6 лабораторных работ.

Буренёва Ольга Игоревна

Доцент кафедры вычислительной техники

к.т.н., доцент

Структура курса по модулям:

Тема 1. Основы языка VHDL
1.1. Введение
1.2. Базовые концепции описания устройств
1.3. Интерпретация поведения устройств в моделирующих системах

Тема 2. Базовые понятия языка
2.1. Сигналы
2.2. Типы данных
2.3. Структура программы

Тема 3. Параллельные операторы языка
3.1. Операторы описания поведения
3.2. Оператор process
3.3. Операторы описания структуры. Оператор вхождения компонента
3.4. Операторы описания структуры. Оператор генерации

Тема 4. Последовательные операторы языка
4.1. Условный оператор и оператор выбора
4.2. Операторы цикла
4.3. Оператор ожидания, выводы информации, пустой оператор
4.4. Подпрограммы

Тема 5. Описание типовых дискретных устройств
5.1. Комбинационные схемы
5.2. Последовательностные схемы

Тема 6. Описание конечных автоматов
6.1. Автоматы Мура
6.2. Автоматы Мили
6.3. Процессы при описании автоматов

Тема 7. Описание операционных устройств.
7.1. Проектирование операционного устройства

 


Контактная информация

пн. - пт. с 10:00 до 17:00
+7 812 346-28-18, +7 812 655-13-88
ino@etu.ru

Запись на курс

Отправляя сообщение с помощью данной формы, вы соглашаетесь с обработкой своих персональных данных в соответствии с «Политикой обработки и защиты персональных данных СПбГЭТУ «ЛЭТИ». Все поля помеченные * являются обязательными для заполнения.